Sök:

Sökresultat:

3 Uppsatser om DARC - Sida 1 av 1

VHDL-implementering av GMSK-demodulatorer för DARC i FPGA.

DARC är ett sätt att sända digital information via FM-rundradionätet. Moduleringsmetoden för DARC är GMSK. Målsättningen var att jämföra kostnad/komplexitet och strömförbrukning för olika sätt att demodulera GMSK. Tre icke-koherenta demodulatorer och en koherent demodulator har jämförts. Man vill veta hur stor resursanvändningen var för olika FPGAer.

Strömsnål FM-demodulering med FPGA

Rutiner skrivna i Verilog har utvecklats för avkodning av en frekvensmodulerad signal givet ett Analog Devices AD9874-chip. Olika metoder för I/Q-demodulation har utvärderats och av dessa har CORDIC valts och implementerats i Verilog.Koden har till viss del testats på en IGLOO nano-FPGA men framförallt simulerats och verifierats i ModelSim..

Täckningskarta RDS P3-P4

I samband med introduktion av de nya digitala underbärvågssystemen på FM-bandet, har ett behov av att kunna estimera tillgängligheten för tjänster som nyttjar denna bärare uppkommit. Nya tjänster introduceras och detta har lett till ett ökat tryck från flera håll i Teracom om behov av en noggrannare täckningskarta för bl a underbärvågskanalen RDS och DARC. Exempel på tjänster som Teracom infört är Epos som innebär överföring av korrektionsdata till GPS-mottagare (dGPS) för att ge en betydligt ökad positionsnoggrannhet. Syftet med detta examensarbete är att prediktera och verifiera täckningen för underbärvågssystemet RDS på P3 och P4:s frekvenser. Valet av frekvenser beror på att det är just på dessa frekvenser som tjänsten Epos sänds ut.